单选题

假设CPU执行某段程序时,共访问cache命中3000次,访问主存800次;已知Cache的存取周期为50ns,主存的存取周期为200ns。则Cache-主存系统的命中率、平均访问时间和效率分别是_()

A. 0.733;90.05;55.5%
B. 0.267;90.05;55.5%
C. 0.789;81.65 ns;61.2%
D. 0.211;81.65 ns;61.2%

查看答案
该试题由用户816****21提供 查看答案人数:11451 如遇到问题请联系客服
正确答案
该试题由用户816****21提供 查看答案人数:11452 如遇到问题请联系客服
热门试题
当CPU执行系统程序时,CPU处于_______ CPU的命中率与cache的容量、组织方式、块的大小有关,与程序的行为无关。() 在CPU执行程序时,必需将指令存于() 在cache/主存系统中_当CPU写cache命中时_修改cache的内容_同时写回主存_此种写策略称为。;() 当CPU执行操作系统程序时,处理器处于()。 PLC执行程序时,触点指令代表的是CPU到( ) CPU能直接访问内存、Cache、磁盘和光盘() Cache越大,CPU访问主存的平均速度越快() CPU可以直接访问Cache、主存和辅存 执行程序时,和CPU直接交换信息的部件是() 执行应用程序时,和CPU直接交换信息的部件是()。 执行应用程序时,能和CPU直接交换信息的部件是() 执行应用程序时,能和CPU直接交换信息的部件是()   CPU 能直接访问主存、Cache 和外存,但不能直接访问 I/O 设备。 CPU 能直接访问主存、Cache 和外存,但不能直接访问 I/O 设备() 假设某计算机的主存地址空间大小为64MB,采用字节编址方式。其cache数据区容量为4KB,采用4路组相联映射方式、LRU替换和回写(write back)策略,块大小为64B。若cache初始为空,CPU依次从0号地址单元顺序访问到4344号单元,重复按此序列共访问16次。若cache命中时间为1个时钟周期,缺失损失为10个时钟周期,则CPU访存的平均时间为多少时钟周期? 静态连接是在()进行的,而动态链接是在装入某段程序时或调用某段程序时进行的,其中在调用某段程序时进行链接可以使得内存利用率最高。 计算机执行程序时,CPU中()的内容是条指令的地址 只有当程序和数据调入()中,CPU才能直接访问和执行。 在主存和Cache构成的两极存储体系中,Cache的存取时间是100ns,主存的存取时间是2us,Cache访问失败后CPU才开始访存。如果希望有效(平均)存取时间不超过Cache存取时间的140%,则Cache的命中率至少应为()
购买搜题卡会员须知|联系客服
会员须知|联系客服
关注公众号,回复验证码
享30次免费查看答案
微信扫码关注 立即领取
恭喜获得奖励,快去免费查看答案吧~
去查看答案
全站题库适用,可用于聚题库网站及系列App

    只用于搜题看答案,不支持试卷、题库练习 ,下载APP还可体验拍照搜题和语音搜索

    支付方式

     

     

     
    首次登录享
    免费查看答案20
    登录成功
    首次登录已为您完成账号注册,
    可在【个人中心】修改密码或在登录时选择忘记密码
    账号登录默认密码:手机号后六位